×

LMK04208具有双环PLL的低噪声时钟抖动消除器数据表

消耗积分:0 | 格式:pdf | 大小:2.14MB | 2024-08-22

分享资料个

LMK04208 器件是一款高性能时钟调节器,具备出色 的时钟抖动消除、生成和分配 等高级功能, 能够充分 满足新一代系统要求。双环 PLLatinum™架构利用低 噪声 VCXO 模块能够实现 111fs RMS 抖动(12kHz 至 20MHz)或采用低成本外部晶振及变容二极管实现 低于 200fs 的 RMS 抖动(12kHz 至 20MHz)。 双环架构由两个高性能锁相环 (PLL)、一个低噪声晶体 振荡器电路以及一个高性能压控振荡器 (VCO) 构成。 第一个 PLL (PLL1) 具有低噪声抖动消除器功能,而第 二个 PLL (PLL2) 执行时钟生成。PLL1 可配置为与外 部 VCXO 模块配合使用,或与具有外部可调晶体和变 容二极管的集成式晶体振荡器配合使用。当应用于很窄 的环路带宽时,PLL1 使用 VCXO 模块或可调晶体的 优异近端相位噪声(偏移低于 50kHz)清理输入时 钟。PLL1 的输出将用作 PLL2 的清理输入参考,以锁 定集成式 VCO。可对 PLL2 的环路带宽进行优化以清 理远端相位噪声(偏移高于 50 kHz),集成式 VCO 优于 VCXO 模块或 PLL1 中使用的可调晶体。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !